Stundenplan für das Sommersemester 2025 (01.04.2025 -30.09.2025)
Stand: 26.03.25
Fakultät Elektrotechnik und Informationstechnik
Seminargruppe: EuiDI-6-ESS

Zeit
MontagDienstagMittwochDonnerstagFreitag
1.DS
07:30 - 09:00
1. Woche
Ellinger, Frank
Ü RadFreqIC
GÖR/0226/H
Wählisch
Ü Rechnernetze
APB/E007/U
Shaown Mojumder/Dr. Matus, Emil
P H-/S-Codesign
BAR/0I88/U
1.DS
07:30 - 09:00
2. Woche
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Wählisch
Ü Rechnernetze
APB/E007/U
Shaown Mojumder/Dr. Matus, Emil
P H-/S-Codesign
BAR/0I88/U
2.DS
09:20 - 10:50
1. Woche
Fettweis, Gerhard
V H-/S-Codesign
CHE/0091/H
Fettweis, Gerhard
Ü Nachrichtentechnik
TOE/0317/H
Mayr, Christian
V VLSI-ProcDesign
BAR/0213/H
Mittelbach, Martin
V Info.theorie
BAR/0205/H
Ellinger, Frank
P RadFreqIC
BAR/SCHÖ/E
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Wolf, Anne/Mittelbach, Martin
Ü Info.theorie
BAR/0205/H
Partzsch, Johannes/Schreiter, Jörg
Ü Neurom.VLSI-Sys
vereinbarter Ort
2.DS
09:20 - 10:50
2. Woche
Fettweis, Gerhard
V H-/S-Codesign
CHE/0091/H
Mayr, Christian
V VLSI-ProcDesign
BAR/0213/H
Mittelbach, Martin
V Info.theorie
BAR/0205/H
Ellinger, Frank
P RadFreqIC
BAR/SCHÖ/E
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Wolf, Anne/Mittelbach, Martin
Ü Info.theorie
BAR/0205/H
Partzsch, Johannes/Schreiter, Jörg
Ü Neurom.VLSI-Sys
vereinbarter Ort
3.DS
11:10 - 12:40
1. Woche
Castrillon, Jeronimo
Ü Compilerbau-Ü
HSZ/0E03/U
Wählisch
Ü Rechnernetze
APB/E010/U
Habich
V DMF
TRE/MATH/H
Mayr, Christian
Ü VLSI-ProcDesign
vereinbarter Ort
Fettweis, Gerhard
Ü Nachrichtentechnik
GÖR/0127/U
Castrillon, Jeronimo
V Compilerbau
BAR/0106/H
Wählisch
Ü Rechnernetze
APB/E010/U
Wählisch
V Rechnernetze
HSZ/0003/H
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
BAR/0106/H
3.DS
11:10 - 12:40
2. Woche
Castrillon, Jeronimo
Ü Compilerbau-Ü
HSZ/0E03/U
Wählisch
Ü Rechnernetze
APB/E010/U
Habich
V DMF
TRE/MATH/H
Mayr, Christian
Ü VLSI-ProcDesign
vereinbarter Ort
Castrillon, Jeronimo
V Compilerbau
BAR/0106/H
Wählisch
Ü Rechnernetze
APB/E010/U
Wählisch
V Rechnernetze
HSZ/0003/H
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
BAR/0106/H
4.DS
13:00 - 14:30
1. Woche
Bahr, A. und Mitarbeiter
P IntegCircDes
TOE 201
Fettweis, Gerhard
V Nachrichtentechnik
BAR/SCHÖ/E
Höppner, Sebastian
Ü SchaltKrSysEntw.
vereinbarter Ort
Bahr, Andreas
V IntegCircDes
GÖR/0229/U
Fettweis, Gerhard
Ü H-/S-Codesign
CHE/0089/E
Fettweis, Gerhard
Ü Nachrichtentechnik
BAR/SCHÖ/E
4.DS
13:00 - 14:30
2. Woche
Bahr, A. und Mitarbeiter
P IntegCircDes
TOE 201
Fettweis, Gerhard
V Nachrichtentechnik
BAR/SCHÖ/E
Höppner, Sebastian
Ü SchaltKrSysEntw.
vereinbarter Ort
Bahr, Andreas
V IntegCircDes
GÖR/0229/U
Fettweis, Gerhard
Ü H-/S-Codesign
CHE/0089/E
5.DS
14:50 - 16:20
1. Woche
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
BAR/0106/H
Mayr, Christian
P VLSI-ProcDesign
vereinbarter Ort
Müller, Jens
V Schalt.Simul.
vereinbarter Ort
Müller, Jens
Ü Schalt.Simul.
vereinbarter Ort
5.DS
14:50 - 16:20
2. Woche
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
BAR/0106/H
Mayr, Christian
P VLSI-ProcDesign
vereinbarter Ort
Müller, Jens
V Schalt.Simul.
vereinbarter Ort
6.DS
16:40 - 18:10
1. Woche
Habich
Ü DMF
APB/E006/U
6.DS
16:40 - 18:10
2. Woche
Habich
Ü DMF
APB/E006/U