Stundenplan für das Sommersemester 2024 (01.04.2024 -30.09.2024)
Stand: 26.02.24
Fakultät Elektrotechnik und Informationstechnik
Seminargruppe: EuiMN-2-DES

Zeit
MontagDienstagMittwochDonnerstagFreitag
1.DS
07:30 - 09:00
1. Woche
Ellinger, Frank
Ü RadFreqIC
GÖR/0226/H
Sen
V Physical Design
BAR/0218/U
1.DS
07:30 - 09:00
2. Woche
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Sen
V Physical Design
BAR/0218/U
2.DS
09:20 - 10:50
1. Woche
Fettweis, Gerhard
V H-/S-Codesign
PAU/0212/H
Mayr, Christian
V VLSI-ProcDesign
BAR/0218/U
Ellinger, Frank
P RadFreqIC
GÖR/0226/H
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Partzsch, Johannes/Schreiter, Jörg
Ü Neurom.VLSI-Sys
vereinbarter Ort
2.DS
09:20 - 10:50
2. Woche
Fettweis, Gerhard
V H-/S-Codesign
PAU/0212/H
Mayr, Christian
V VLSI-ProcDesign
BAR/0218/U
Ellinger, Frank
P RadFreqIC
GÖR/0226/H
Ellinger, Frank
V RadFreqIC
GÖR/0226/H
Partzsch, Johannes/Schreiter, Jörg
Ü Neurom.VLSI-Sys
vereinbarter Ort
3.DS
11:10 - 12:40
1. Woche
Jamshidi, Kambiz
V Concepts and Devices
BAR/0213/H
Mayr, Christian
Ü VLSI-ProcDesign
vereinbarter Ort
Hanh Doan
V Ress.-mgt
SCH/A117/H
Jamshidi, Kambiz
V Concepts and Devices
BAR/0E85/U
Mannsfeld, Stefan
V Semicond.Techn.II
SCH/A118/H
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
GÖR/0127/U
3.DS
11:10 - 12:40
2. Woche
Jamshidi, Kambiz
V Concepts and Devices
BAR/0213/H
Mayr, Christian
Ü VLSI-ProcDesign
vereinbarter Ort
Hanh Doan
V Ress.-mgt
SCH/A117/H
Jamshidi, Kambiz
V Concepts and Devices
BAR/0E85/U
Mannsfeld, Stefan
V Semicond.Techn.II
SCH/A118/H
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
GÖR/0127/U
4.DS
13:00 - 14:30
1. Woche
Partzsch, Johannes
V DeepNeuNetwHardw
ZEU/0118/H
Künzelmann, Ulrich
P Lab Sessions
vereinbarter Ort
Partzsch, Johannes
Ü DeepNeuNetwHardw
SCH/A285/U
4.DS
13:00 - 14:30
2. Woche
Partzsch, Johannes
V DeepNeuNetwHardw
ZEU/0118/H
Künzelmann, Ulrich
P Lab Sessions
vereinbarter Ort
Partzsch, Johannes
Ü DeepNeuNetwHardw
SCH/A285/U
Fettweis, Gerhard
Ü H-/S-Codesign
BAR/SCHÖ/E
5.DS
14:50 - 16:20
1. Woche
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
SCH/A117/H
Mayr, Christian
P VLSI-ProcDesign
vereinbarter Ort
Göhringer, Diana
V ACSR
APB/E009/U
Künzelmann, Ulrich
P Lab Sessions
vereinbarter Ort
Göhringer, Diana
Ü ACSR
vereinbarter Ort
Partzsch, Johannes
Ü DeepNeuNetwHardw
SCH/A214/U
Jamshidi, Kambiz
Ü Concepts and Devices
BAR/0E85/U
5.DS
14:50 - 16:20
2. Woche
Partzsch, Johannes/Schreiter, Jörg
V Neurom.VLSI-Sys
SCH/A117/H
Mayr, Christian
P VLSI-ProcDesign
vereinbarter Ort
Göhringer, Diana
V ACSR
APB/E009/U
Künzelmann, Ulrich
P Lab Sessions
vereinbarter Ort
Göhringer, Diana
Ü ACSR
vereinbarter Ort
Partzsch, Johannes
Ü DeepNeuNetwHardw
SCH/A214/U
Jamshidi, Kambiz
Ü Concepts and Devices
BAR/0E85/U
6.DS
16:40 - 18:10
1. Woche
Göhringer, Diana
V Entwurf/Prog. Multicore
APB/E023/U

V Ringvorlesung NES
BAR/0213/H

V Ringvorlesung NES
BAR/0I88/U
Göhringer, Diana
Ü Entwurf/Prog. Multicore
vereinbarter Ort
6.DS
16:40 - 18:10
2. Woche
Göhringer, Diana
V Entwurf/Prog. Multicore
APB/E023/U

V Ringvorlesung NES
BAR/0213/H

V Ringvorlesung NES
BAR/0I88/U
Göhringer, Diana
Ü Entwurf/Prog. Multicore
vereinbarter Ort